首页 > 热点播报 > 正文

英特尔IEDM 2024技术突破:超快速芯片间封装、业界首创晶体管、减成法钌互连

闂傚倸鍊搁崐鎼佸磹閹间礁纾归柟闂寸绾惧綊鏌熼梻瀵割槮缁炬儳婀遍埀顒傛嚀鐎氼參宕崇壕瀣ㄤ汗闁圭儤鍨归崐鐐差渻閵堝棗鍧婇柛瀣尰濞艰鈹戠€n偀鎷洪梻渚囧亞閸嬫盯鎳熼娑欐珷闁圭虎鍠楅悡娑㈡倶閻愭彃鈷旈柕鍡樺浮閺屽秷顧侀柛鎾卞妿缁辩偤宕卞☉妯硷紱闂佸憡渚楅崢楣冨汲閿旈敮鍋撻崗澶婁壕闂佸憡娲﹂崜娑㈠储閹间焦鍊甸柛蹇擃槸娴滈箖姊洪柅鐐茶嫰婢у鈧娲戦崡鍐差嚕娴犲鏁囨繝褎鍎虫禍鎯归敐鍥┿€婃俊鎻掔墛娣囧﹪顢涘顒佇╅梺缁橆殕瀹€绋款潖濞差亜宸濆┑鐘插€搁~搴ㄦ⒑缁嬫鍎愰柟鍛婄摃椤g偓绻濋姀锝嗙【妞ゆ垵瀚幑銏ゅ幢濞戞瑧鍘介梺瑙勬緲閸氣偓缂併劌顭烽弻宥堫檨闁告挻宀稿畷褰掑垂椤旂偓娈鹃梺鍝勬储閸ㄥ綊鎷戦悢鍏肩厪濠㈣泛鐗嗛崝姘舵煟鎼搭喖寮慨濠呮缁棃宕卞Δ鈧瀛樼箾閸喐顥堥柡宀嬬畵瀹曟﹢顢旈崟顒備邯闂備礁鎼惌澶岀礊娴e壊鍤曟い鏇楀亾鐎规洖鐖兼俊鐑藉閻樺崬顥氶梻渚€鈧偛鑻晶鎾煛鐏炲墽銆掗柍褜鍓ㄧ紞鍡涘磻閸涱垯鐒婃い鎾卞灪閻撳啴鏌﹀Ο渚▓婵″弶鎮傞弻宥囨嫚閼碱儷褎銇勯姀鈭忓綊藝鏉堚晝纾奸柕濞垮劘閸嬨垽鏌″畝鈧崰鎰箔閻旂厧鍨傛い鏃傗拡濞煎酣鏌f惔銈庢綈婵炲弶锕㈠畷鏇熺附閺夊棗娲、姘跺焵椤掑嫬钃熼柨鐔哄Т閻掑灚銇勯幒鎴濐仾闁搞倕绉归弻鏇熷緞濞戞艾顕辩紓浣靛妼椤嘲顫忓ú顏勪紶闁告洦鍋呭▓顓㈡⒑缁嬪尅鍔熼柟铏崌閸┿垹顓兼径濠傚祮闂佺粯妫佸▍锝夘敊閺囥垺鈷戦柛娑橈功閹冲啯銇勯敂钘夘棆濞存粍鎮傞弫鍐磼濞戞艾骞愰梺璇茬箳閸嬬喐鐏欐繝鈷€鍕弨闁哄瞼鍠庨悾锟犳偋閸繃鐣婚柣搴ゎ潐濞诧箓宕戞繝鍐х箚闁绘垼妫勭粻娑㈡倶閻愯泛袚濠㈣泛瀚伴弻锝夊箻鐎电硶妲堥梻鍥ь樀閺屻劌鈹戦崱娆忊拡濠电偛鍚嬮崝妤呭焵椤掑喚娼愭繛鍙夌墵閹矂宕掗悙鑼舵憰闂佹枼鏅涢崯顖涘垔閹绢喗鍋℃繛鍡楃箰椤忊晝鐥悙顒€鈻曟慨濠勫劋濞碱亪骞嶉鐓庮瀴闂備礁婀遍幊鎾趁洪鐑嗗殨妞ゆ劧绠戠粻鑽ょ磽娴h偂鎴濃枍閵忋倖鈷戦悹鎭掑妼濞呮劙鏌熼崙銈嗗闂傚倸鍊搁崐鎼佸磹閹间礁纾归柟闂寸绾惧綊鏌熼梻瀵割槮缁惧墽鎳撻—鍐偓锝庝簼閹癸綁鏌i鐐搭棞闁靛棙甯掗~婵嬫晲閸涱剙顥氬┑掳鍊楁慨鐑藉磻濞戔懞鍥偨缁嬪灝鐎梺璇″瀻閸涱喗顔曢梻浣规偠閸庢粓宕担鍛婃澑闂傚倸鍊峰ù鍥х暦閸偅鍙忛柛顭戝亞椤╂彃霉閻樺樊鍎忕紒鈧径灞稿亾閸忓浜鹃梺鍛婃处閸嬪嫰鎮楅鐐╂斀闁绘ḿ绮☉褎绻涚仦鍌氱仾缂佸倸绉撮オ浼村醇閻斿搫骞愰柣搴$畭閸庤鲸顨ラ崨濠勵洸婵犲﹤鍘捐ぐ鎺撳亼闁告侗鍨抽弳銈夋⒑閸濆嫭婀扮紒瀣崌閸┾偓妞ゆ帒锕︾粔闈浢瑰⿰鍕煉闁糕斁鍋撳銈嗗坊閸嬫挻绻涚亸鏍ゅ亾閹颁礁娈ㄦ繝鐢靛У閼圭偓鍎梻浣稿暱閹碱偊宕愰崨濠勵洸婵犲﹤鐗婇埛鎴︽煕濞戞﹫鍔熺紒鐘虫崌閹顫濋浣告畻闂佽桨鐒﹂崝鏍ь嚗閸曨厸鍋撻敐搴″妤犵偛鐗撳娲偡閺夋寧鍊梺浼欑秵娴滎亜鐣风涵鍛汗闁圭儤鎸搁埀顒€鐖奸弻鐔虹磼閵忕姵鐏嶉梺缁樻尰閻燂箓濡甸崟顖氱睄闁稿本绮嶉幉妯衡攽閻愯尙澧涚紒顔芥崌瀵鍩勯崘鈺侇€撻梺鑽ゅ枑濠㈡﹢锝炲澶嬧拺閻犲洠鈧磭浠┑鈽嗗亜閸熸潙鐣风憴鍕╁亝闁告劏鏅涘▓銈咁渻閵堝棗鍧婇柛瀣崌閺屾盯濡舵惔鈥斥拫濠殿喖锕ら…宄扮暦閹烘垟鏋庨柟鎼幗琚﹂梻鍌欑濠€閬嶅煕閸儱纾婚柛鏇ㄥ枤娴滆鲸淇婇悙顏勨偓鏍箰妤e啫绐楅柟鐐湽閳ь剙鎳樺畷锝嗗緞閸粎鐩庨梻濠庡亜濞诧箓骞愰悙顒佹珷闁哄洢鍨洪悡銏ゆ煕閹板吀绨婚柡瀣洴閺岋紕浠︾拠鎻掝潎閻庢鍠楀ḿ娆掔亙闂侀€炲苯澧紒鍌氱Ч楠炲棜顧佹繛鎾愁煼閺屾洟宕煎┑瀣碘偓妤€霉濠婂嫮绠樼紒杈ㄥ浮椤㈡瑩鎳為妷銉ь暡闂備椒绱紞渚€寮ㄦ潏鈺冪处濞寸姴顑呭婵嗏攽閻樻彃鈧鑺辩拠娴嬫斀闁绘ḿ绮☉褔鏌涙繝鍐╁€愰挊婵囥亜閺冨倸浜炬い顐f礋閺屻劑鎮ら崒娑橆伓>>

芯东西12月16日报道,在IEDM 2024(2024年IEEE国际电子器件会议)上,英特尔代工展示了包括 先进封装、晶体管微缩、互连缩放 等在内的多项技术突破,以助力推动半导体行业在下一个十年及更长远的发展。

 

英特尔通过改进封装技术将芯片封装中的吞吐量提升高达100倍,探索解决采用铜材料的晶体管在开发未来制程节点时可预见的互连微缩限制,并继续为先进的全环绕栅极(GAA)晶体管及其它相关技术定义和规划晶体管路线图。

这些技术进展来自负责研发突破性制程和封装技术的英特尔代工技术研究团队。在IEDM 2024上发表的部分论文由英特尔代工与其他团队共同完成。

随着行业朝着到2030年在单个芯片上实现一万亿个晶体管的目标前进,先进封装、晶体管微缩、互连微缩等技术突破对于未来满足更高性能、更高能效、更高成本效益的计算应用需求至关重要。

一、先进封装:异构集成新方案,将吞吐量提升多达100倍

英特尔代工汇报了一种 用于先进封装的异构集成解决方案 —— 选择性层转移(Selective Layer Transfer, SLT) ,可以在芯片封装中将吞吐量提升高达 100倍 ,实现超快速的芯片间封装(chip-to-chip assembly)。

与传统的芯片到晶圆键合(chip-to-wafer bonding)技术相比,选择性层转移能够让芯片的 尺寸变得更小 纵横比变得更高

该解决方案的基本思路是以 晶圆到晶圆连接的吞吐量 ,实现 芯片到晶圆连接的灵活性和能力 ,能够以更高的灵活性集成超薄芯粒,还带来了更高的功能密度,并可以结合混合键合(hybrid bonding)或融合键合(fusion bonding)工艺,提供更灵活且成本效益更高的解决方案,封装来自不同晶圆的芯粒。

这为AI应用提供了一种更高效、更灵活的架构。

相应的技术论文名为《选择性层转移:业界领先的异构集成技术》,作者包括Adel Elsherbini、Tushar Talukdar、Thomas Sounart等人。

二、晶体管微缩:持续缩短栅极长度,探索用新材料替代硅

晶体管技术进步一直是英特尔的主业之一。

在最先进的全环绕栅极(GAA)晶体管方面,英特尔代工展示了 硅基RibbionFET CMOS (互补金属氧化物半导体) 技术,以及 用于微缩的2D场效应晶体管(2D FETs)的栅氧化层(gate oxide)模块 ,以提高设备性能。

为了将RibbonFET GAA晶体管的微缩推向更高水平,英特尔代工展示了栅极长度为 6nm 、硅层厚度仅为 1.7nm 的硅基RibbonFET CMOS晶体管,在大幅缩短栅极长度和减少沟道厚度的同时,在对短沟道效应的抑制和性能上达到了业界领先水平。

英特尔代工正在研究一个渐进式的发展步骤,将沟道材料由传统材料替换为其它材料,比如2D材料。他们判断一旦将基于硅的沟道性能推至极限,采用2D材料的GAA晶体管很有可能会成为下一步发展的合理方向。

为了在CFET(互补场效应晶体管)之外进一步加速GAA技术创新,英特尔代工展示了其在 2D GAA NMOS(N型金属氧化物半导体) PMOS(P型金属氧化物半导体) 晶体管制造方面的研究,侧重于栅氧化层模块的研发,将晶体管的栅极长度微缩到了 30nm 。该研究还报告了行业在 2D TMD(过渡金属二硫化物) 半导体领域的研究进展,此类材料未来有望在先进晶体管工艺中成为硅的替代品。

GaN是一种新兴的用于功率器件和射频(RF)器件的材料,相较于硅,它的性能更强,也能承受更高的电压和温度。英特尔代工团队发现在数据中心领域,硅材料在电力传输方面快达到极限,而以 300毫米GaN(氮化镓) 为代表的其他材料体系是颇具吸引力的替代选择。

在300毫米GaN-on-TRSOI(富陷阱绝缘体上硅)衬底(substrate)上,英特尔代工制造了业界领先的 高性能微缩增强型GaN MOSHEMT(金属氧化物半导体高电子迁移率晶体管) 。GaN-on-TRSOI等工艺上较为先进的衬底,可以通过减少信号损失,提高信号线性度和基于衬底背部处理的先进集成方案,为功率器件和射频器件等应用带来更强的性能。

三、互连缩放:改善芯片内互连,最高将线间电容降低25%

铜互连的时代即将走向尾声。随着线宽不断缩小,铜线的电阻率呈指数级上升,以至到难以接受的程度。当晶体管尺寸不断缩小,使其越来越密集、功能越来越强大时,却没有能将所有这些晶体管连接在一起所需的布线。

取得突破的一个方法是 减成法钌互连技术(subtractive Ruthenium)

在间距小于或等于25nm时,采用减成法钌互连技术实现的空气间隙最高可将线间电容降低 25% ,有助于改善芯片内互连,提升芯片性能。

具体而言,减成法钌互连技术通过采用钌这一新型、关键、替代性的金属化材料,利用薄膜电阻率(thin film resistivity)和空气间隙(airgap),实现了在互连微缩方面的重大进步。

英特尔代工率先在研发测试设备上展示了一种 可行、可量产、具有成本效益 的减成法钌互连技术,该工艺引入空气间隙,无需通孔周围昂贵的光刻空气间隙区域(lithographic airgap exclusion zone),也不需要使用选择性蚀刻的自对准通孔(self-aligned via)。这表明该技术作为一种金属化方案,在紧密间距层中替代铜镶嵌工艺的优势。

这一解决方案有望在英特尔代工的未来制程节点中得以应用,或能探索出合理的下一代互连技术,使其与下一代晶体管及下一代封装技术相适配。

相应技术论文名为《利用空气间隙的减成法钌互连技术》,作者是Ananya Dutta、Askhit Peer、Christopher Jezewski。

结语:三大创新着力点,推动AI向能效更高发展

在IEDM 2024上,英特尔代工还分享了对先进封装和晶体管微缩技术未来发展的愿景,以下三个关键的创新着力点将有助于AI在未来十年朝着能效更高的方向发展:

1、先进内存集成(memory integration),以消除容量、带宽和延迟的瓶颈; 2、用于优化互连带宽的混合键合; 3、模块化系统(modular system)及相应的连接解决方案。

新型材料还有待进一步探索,来增强英特尔代工的PowerVia背面供电技术在缓解互连瓶颈、实现晶体管的进一步微缩中的作用。这对于持续推进摩尔定律、推动面向AI时代的半导体创新至关重要。

同时,英特尔代工发出行动号召,开发关键性和突破性的创新,持续推进晶体管微缩,推动实现“万亿晶体管时代”。

英特尔代工概述了对能够在超低电压(低于300毫伏)下运行的晶体管的研发,将如何有助于解决日益严重的热瓶颈,并大幅改善功耗和散热。

其团队认为,应对能源挑战的途径之一,是采用极低供电电压的高品质晶体管,不是仅在研究环境中制造出一个这样的晶体管,而是要制造出数以万亿计的此类晶体管,使其具备足够高的性能、稳定性、可重复性及可靠性,这样才能用它们来制造产品。

 

闂傚倸鍊搁崐鎼佸磹閹间礁纾归柟闂寸绾惧綊鏌熼梻瀵割槮缁炬儳婀遍埀顒傛嚀鐎氼參宕崇壕瀣ㄤ汗闁圭儤鍨归崐鐐差渻閵堝棗鍧婇柛瀣尰濞艰鈹戠€n偀鎷洪梻渚囧亞閸嬫盯鎳熼娑欐珷闁圭虎鍠楅悡娑㈡倶閻愭彃鈷旈柕鍡樺浮閺屽秷顧侀柛鎾卞妿缁辩偤宕卞☉妯硷紱闂佸憡渚楅崢楣冨汲閿旈敮鍋撻崗澶婁壕闂佸憡娲﹂崜娑㈠储閹间焦鍊甸柛蹇擃槸娴滈箖姊洪柅鐐茶嫰婢у鈧娲戦崡鍐差嚕娴犲鏁囨繝褎鍎虫禍鎯归敐鍥┿€婃俊鎻掔墛娣囧﹪顢涘顒佇╅梺缁橆殕瀹€绋款潖濞差亜宸濆┑鐘插€搁~搴ㄦ⒑缁嬫鍎愰柟鍛婄摃椤g偓绻濋姀锝嗙【妞ゆ垵瀚幑銏ゅ幢濞戞瑧鍘介梺瑙勬緲閸氣偓缂併劌顭烽弻宥堫檨闁告挻宀稿畷褰掑垂椤旂偓娈鹃梺鍝勬川閸犳挾寮ч埀顒€鈹戦鏂や緵闁告挻鐩、娆撳幢濞戞瑢鎷洪柣鐘充航閸斿苯鈻嶉幇鐗堢厵闁告垯鍊栫€氾拷 (0) +1 闂傚倸鍊搁崐鎼佸磹閹间礁纾归柟闂寸绾惧湱鈧懓瀚崳纾嬨亹閹烘垹鍊為悷婊冪箻瀵娊鏁冮崒娑氬幈濡炪値鍘介崹鍨濠靛鐓曟繛鍡楃箳缁犳娊鏌嶈閸撴瑧绮诲澶婄?闂侇剙绉寸粻顖炴倵閿濆骸鏋涢悷娆欑畵閹鏁愭惔鈩冪亶闂佺粯鎸诲ú鐔煎蓟瀹ュ鐓涘ù锝呮啞閻忔挸鈹戦悙鑼闁搞劌缍婂﹢浣虹磼缂併垹寮柡鈧潏鈹惧亾濮樼偓瀚� (0) +1 闂傚倸鍊搁崐鎼佸磹閹间礁纾归柟闂寸绾惧綊鏌熼梻瀵割槮缁炬儳缍婇弻鐔兼⒒鐎靛壊妲紒鐐劤缂嶅﹪寮婚悢鍏尖拻闁圭虎鍠楅鏍⒑缁嬫鍎愰柛銊ユ健楠炲啫螖閳ь剟鍩ユ径濞炬瀻閻庯綆鍓涚粣妤佷繆閻愵亜鈧劙寮插⿰鍫熷亗闁跨喓濮撮拑鐔兼煥濠靛棭妲哥紒鐙呯秮閺屻劌鈹戦崱姗堢礊濠碘槅鍋勭€氼喚妲愰幘瀛樺闁告繂瀚烽埀顒€鐭傞弻娑㈠Ω閵壯冪厽閻庢鍠栭…閿嬩繆閹间礁鐓涢柛灞剧煯缁ㄤ粙姊绘担鍛靛綊寮甸鍌滅煓闁硅揪瀵岄弫鍌炴煥閻曞倹瀚� (0) +1

网友评论

热门IT产品
  1. ¥7599
    苹果iPhoneX 64GB
    ·
  2. ¥5799
    三星S9
    ·
  3. ¥4498
    vivo NEX旗舰版
    ·
  4. ¥4999
    OPPO Find X
    ·
  5. ¥1799
    努比亚Z18mini
    ·
  6. ¥1499
    OPPO A5
    ·
  7. ¥1999
    荣耀Play(4GB RAM)
    ·
  8. ¥1598
    vivo Y85
    ·
  9. ¥3499
    坚果R1(6GB RAM)
    ·
  10. ¥3599
    一加6(8GB RAM)
    ·
用户反馈 返回首页 相关阅读 参与讨论 回到顶部
以科技敬生活
下载太平洋科技APP